# دیکودر ۲ به ۴ با تأخیر قابل تنظیم

# اصول طراحي

## الف) منطق دیکودر

- از ساختار `when-select-with ` برای پیادهسازی استفاده شده که انتخاب خروجی را بر اساس ترکیب ورودیها تعیین میکند.
  - این روش جایگزین مناسبی برای دستورات `case` در توصیف همزمان است.

## ب) كنترل فعالسازى

- مدار تنها زمانی عمل دیکد کردن را انجام می دهد که سیگنال `enable در حالت فعال (''1'') باشد.
  - در حالت غيرفعال، تمام خروجيها بدون تأخير به صفر منطقي ميروند.

### ج) مكانيزم تأخير

- پارامتر `DELAY` به صورت Generic تعریف شده که امکان تنظیم زمان تأخیر را فراهم می کند.
  - تأخير هم بر روى حالت فعال و هم غيرفعال خروجيها اعمال مي شود.

# تستگذاري

#### الف) اهداف تست

- بررسی صحت عملکرد دیکودر در تمام ترکیبات ورودی
  - تأبيد عملكرد صحيح سيگنال `enable`
    - اندازهگیری تأخیر خروجیها

#### ب) سناریوهای تست اصلی

- ١. تست غيرفعال بودن مدار:
- بررسی صفر بودن تمام خروجیها هنگام `enable = '0'

#### ۲. تست ترکیبات ورودی:

- بررسي يكتايي خروجي فعال براي هر تركيب ورودي
  - تأييد عدم تداخل خروجيها

## ٣. تست تغييرات سريع:

- بررسی پاسخ مدار به تغییرات پشت سر هم ورودیها

# ۴. تست تأخير زماني:

- اندازهگیری فاصله زمانی بین تغییر ورودی و بهروزرسانی خروجی

